Principe de transmission de classification et de signal d'interface de câble d'écran de LVDS

March 31, 2022

1. Ligne classification d'écran d'affichage à cristaux liquides de LVDS d'interface
1. 6bit simple LVDS
Dans ce circuit d'interface, la transmission à canal unique est adoptée, et chaque signal de couleur primaire emploie 6 données mordues, un total de données de 18 bits RVB, ainsi il s'appelle également 18 interfaces de bit ou 18 de bit LVDS.
2. double 6bit LVDS
Dans ce circuit d'interface, la transmission bilatérale est adoptée, et chaque signal de couleur primaire emploie 6 données mordues, dont les données impaires sont 18 bits, même les données est 18 bits, et un total de 36 bits des données de RVB, ainsi il s'appelle également 36 bits ou 36 bits. Interface de LVDS.
3. 8bit simple LVDS
Dans ce circuit d'interface, la transmission à canal unique est adoptée, et chaque signal de couleur primaire adopte des données à 8 bits, avec un total de 24 données du bit RVB. Par conséquent, il s'appelle également 24 bits ou 24 interfaces du bit LVDS.

4. Double 8bit LVDS
Dans ce circuit d'interface, la transmission bilatérale est adoptée, et chaque signal de couleur primaire emploie des données à 8 bits, dont les données impaires sont 24 bits, même les données est 24 bits, et un total de 48 bits des données de RVB, ainsi il s'appelle également 48 bits ou 48 bits. Interface de LVDS.

Deux, ligne commune définition d'écran d'affichage à cristaux liquides de LVDS d'interface
D6L (6 bit simple LVDS) : prise de 14 bornes, prise de 20 bornes, prise de 14 puces, prise de 30 puces (le nombre de 100 résistances d'ohm sur le substrat d'affichage d'écran est 4), principalement pour des écrans d'affichage à cristaux liquides de carnet (12 pouces, 13 pouces, 14 pouces), 15 pouces)
D8L (LVDS à 8 bits simple) : prise de 20 bornes (5 100 ohms) (15 pouces)
S6L (double 6 bit LVDS) : prise de 20 bornes, prise de 30 bornes, prise de 30 bornes (8 100 ohms) (14 pouces, 15 pouces, 17 pouces)
S8L (double LVDS à 8 bits) : prise de 30 bornes, prise de 30 puces (10 100 résistances d'ohm) (17 pouces, 18 pouces, 19 pouces, 20 pouces, 21 pouces)

Terminal : DF19-20P
Caractéristiques :① Pin1-2 la ligne électrique, Pin3-4 est ligne rectifiée.
②5 groupes de lignes de LVDS.
Définition d'interface : 1-2 puissance ; 3-4 : La terre ; 5-6 groupe 1 ; 7 vide ; 8-9 groupe 2 ; 10 rectifié ; 11-12 : Groupe 3 ; 13 rectifié ; 14-15 groupe 4 groupes ; 16 vides ; 17-18 groupe 5, 19-20 vide. La résistance entre chaque groupe de lignes est (environ 120 ohms pour le multimètre numérique)

Terminal : FIX30P.
Caractéristiques :① Cordon du secteur Pin1-3.
②8 groupes de lignes.
Définition d'interface : 1-3 puissance ; 4-7 vide ; 8-9 : groupe 1 ; fil 10 noir ; 11-12 groupe 2 ; 13 noirs ; 14-15 groupe 3 ; 16 vides ; 17-18 groupe 4 groupes ; 19 vides ; 20-21 groupe 5 ; 22 vides ; 23-24 groupe 6 ; 25 vides ; 26-27 groupe 7 ; 28 vides ; 29-30 groupe 8. La résistance entre chaque groupe de lignes est (environ 120 ohms pour le multimètre numérique)

Terminal : FIX30P.
Caractéristiques :① Cordon du secteur Pin1-3.
②10 groupes de lignes.
Définition d'interface : 1-3 puissance ; 4 vides ; 5 vides ; 6 vides ; la terre 7 ; 8R0- ; 9R0+ ; 10R1- ; 11R1+ ; 12R2- ; 13R2+ ; la terre 14 ; 15CLK- ; 16CLK+ ; 20RB0- ; 21RB0+ ; 22RB1- ; 23RB1+ ; les 24 terres ; 25RB2- ; 26RB2+ ; 27CLK2- ; 28CLK2+ ; 29RB3- ; 30RB3+
3. introduction de la ligne d'écran d'affichage à cristaux liquides de LVDS envoyant la puce
LVDS typiques envoyant des puces sont divisés en types de quatre canaux, de cinq chaîne et de dix-canal, qui sont brièvement présentés ci-dessous.
1. puce de quatre canaux d'émetteur de LVDS
Le schéma 1 montre le schéma fonctionnel interne de la puce de quatre canaux d'émetteur de LVDS. Contient le canal de signal de trois données (RVB y compris, données permettent De, la ligne le signal de synchronisation HS, le signal de synchronisation verticale CONTRE) et un canal de transmission de signal d'horloge.

4 le canal LVDS envoyant la puce est principalement utilisé pour conduire le panneau de l'affichage à cristaux liquides 6bit. Utilisant le LVDS de quatre canaux l'envoi de la puce peut former un circuit d'interface à canal unique de 6bit LVDS et un impair/même un circuit d'interface à canal double de 6bit LVDS.
2. puce d'émetteur de la cinq chaîne LVDS
Le schéma 2 montre le schéma fonctionnel interne de la puce d'émetteur de la cinq chaîne LVDS (DS90C385). Contient quatre canaux de signal de données (RVB y compris, données permettent De, la ligne le signal de synchronisation HS, le signal de synchronisation verticale CONTRE) et un canal de transmission de signal d'horloge.

La cinq chaîne LVDS envoyant la puce est principalement employée pour conduire le panneau de l'affichage à cristaux liquides 8bit. La cinq chaîne LVDS envoyant la puce est principalement employée pour former un circuit d'interface à canal unique de 8bit LVDS et un impair/même un circuit d'interface à canal double de 8bit LVDS.
3. puce d'émetteur du Dix-canal LVDS
Le schéma 3 montre le schéma fonctionnel interne de la puce d'émetteur du dix-canal LVDS (DS90C387). Contient huit canaux de signal de données (RVB y compris, données permettent De, la ligne le signal de synchronisation HS, le signal de synchronisation verticale CONTRE) et deux canaux de transmission de signal d'horloge.

Le dix-canal LVDS envoyant la puce est principalement utilisé pour conduire le panneau de l'affichage à cristaux liquides 8bit. La puce de transmission du dix-canal LVDS est principalement employée pour former un impair/même un circuit d'interface 8bitLVDS à canal double.
Dans le dix-canal LVDS envoyant la puce, deux canaux de sortie d'impulsion d'horloge sont placés, le but de ceci est d'être plus flexibles pour s'adapter à différents types de LVDS recevant des puces. Quand le LVDS recevant le circuit utilise également un dix-canal LVDS recevant la puce, il doit seulement employer le signal d'horloge d'un canal ; quand le LVDS recevant le circuit emploie deux la cinq chaîne LVDS recevant des puces, la puce de transmission du dix-canal LVDS doit être employée pour chaque LVDS recevant la puce. La puce fournit un signal d'horloge distinct.